配置了簡(jiǎn)單觸發(fā)以指定分析儀在輸入數(shù)據(jù)等于“AA”碼型時(shí)觸發(fā)。圖4碼型觸發(fā)為了更便于某些用戶的使用,多數(shù)分析儀上的觸發(fā)點(diǎn)不可以用十六進(jìn)制進(jìn)行設(shè)置,還可以用二進(jìn)制(1和0)、八進(jìn)制、ASCII或十進(jìn)制進(jìn)行設(shè)置。例如,十六進(jìn)制觸發(fā)值A(chǔ)A還可以設(shè)置為等價(jià)的二進(jìn)制觸發(fā)值10101010。但是,在16、24、32或64位寬的總線上查找時(shí),使用十六進(jìn)制設(shè)置觸發(fā)點(diǎn)尤其有幫助。時(shí)鐘沿觸發(fā):時(shí)鐘沿觸發(fā)對(duì)于習(xí)慣使用示波器的用戶來(lái)說(shuō)是一個(gè)很熟悉的概念。調(diào)整示波器上的“triggerlevel”(觸發(fā)電平)旋鈕時(shí),可以將其視為設(shè)置電壓比較儀的電平:當(dāng)輸入電壓超過(guò)該電平時(shí),電壓比較儀會(huì)告知示波器觸發(fā)。定時(shí)分析儀的時(shí)鐘沿觸發(fā)體上與此相同,只不過(guò)將觸發(fā)電平預(yù)先設(shè)置成了一個(gè)邏輯閾值。許多邏輯設(shè)備依賴于電平,而這些設(shè)備的時(shí)鐘和控制信號(hào)卻往往受時(shí)鐘沿的影響。通過(guò)時(shí)鐘沿觸發(fā),可以在對(duì)設(shè)備進(jìn)行定時(shí)的同時(shí)開始采集數(shù)據(jù)。示例:試想一個(gè)未正確移位數(shù)據(jù)的時(shí)鐘沿觸發(fā)移位寄存器。是數(shù)據(jù)有問(wèn)題還是時(shí)鐘沿有問(wèn)題?為檢測(cè)設(shè)備,我們需要在對(duì)其進(jìn)行定時(shí)的同時(shí)檢驗(yàn)數(shù)據(jù)(基于時(shí)鐘沿)??梢愿嬷治鰞x在出現(xiàn)時(shí)鐘沿時(shí)(無(wú)論上升或下降)采集數(shù)據(jù)并獲取移位寄存器的所有輸出。I3C協(xié)議分析儀/訓(xùn)練器找歐奧!廣州PCIE分析儀電話
USBtypeC等高速協(xié)議抓取和分析的服務(wù)。序列步驟存儲(chǔ)總會(huì)覆蓋默認(rèn)存儲(chǔ),但只針對(duì)序列步驟存儲(chǔ)中特別指定的條件。處理默認(rèn)存儲(chǔ)和序列步驟存儲(chǔ)之間的時(shí)一定要謹(jǐn)慎。雖然設(shè)置邏輯分析儀很困難,但觸發(fā)函數(shù)可以降低此過(guò)程的難度。觸發(fā)函數(shù)是可以組合起來(lái)設(shè)置觸發(fā)的常用構(gòu)建塊。由于這些函數(shù)涵蓋了多數(shù)普通觸發(fā),因此通過(guò)選擇適當(dāng)?shù)暮瘮?shù)并將其填充到數(shù)據(jù)中即可設(shè)置觸發(fā)。下圖顯示了邏輯分析儀觸發(fā)用戶界面。請(qǐng)注意,觸發(fā)函數(shù)位于屏幕左側(cè)的一個(gè)醒目位置。圖21使用觸發(fā)函數(shù)通常,設(shè)置復(fù)雜觸發(fā)的難題是對(duì)問(wèn)題進(jìn)行分解。換句話說(shuō),就是如何將復(fù)雜觸發(fā)映射到序列步驟、分支和布爾邏輯表達(dá)式。將問(wèn)題分解為不同時(shí)發(fā)生的事件。這些事件對(duì)應(yīng)于序列步驟。掃描觸發(fā)函數(shù)列表,嘗試找出一些與步驟1中確定的事件相匹配的函數(shù)。將所有剩余事件分解為布爾邏輯表達(dá)式及其相應(yīng)操作。各個(gè)布爾邏輯表達(dá)式/操作對(duì)分別對(duì)應(yīng)于序列步驟中的一個(gè)單獨(dú)分支。請(qǐng)記住,可能存在只用于為序列步驟處理存儲(chǔ)限定的“存儲(chǔ)”分支。設(shè)置邏輯分析儀觸發(fā)與編寫軟件相徑庭。如果使用預(yù)定義的觸發(fā)函數(shù)和較早編寫的文檔完善的觸發(fā)來(lái)完成其他工作,就可降低設(shè)置邏輯分析儀觸發(fā)的難度。在沒有其他可用的資源時(shí)。長(zhǎng)沙分析儀電話RFFE協(xié)議分析儀/訓(xùn)練器找歐奧!
輸入接口單元能夠提供與被測(cè)設(shè)備接口相同的電氣條件和物理?xiàng)l件。數(shù)據(jù)以串行方式透明地通過(guò)切換器直接進(jìn)入串-并變換器。數(shù)據(jù)在串-并變換器中建立同步,且由串行變換為并行,同時(shí)還進(jìn)行差錯(cuò)檢驗(yàn)。由此進(jìn)入捕獲存儲(chǔ)器、觸發(fā)器和收發(fā)信分析器。捕獲存儲(chǔ)器將輸入的數(shù)據(jù)收錄下來(lái),進(jìn)行再生顯示、詳細(xì)檢驗(yàn)和其他的脫線處理。歐奧電子是Prodigy在中國(guó)區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測(cè)試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀,QSPI協(xié)議分析儀及訓(xùn)練器,I3C協(xié)議分析儀及訓(xùn)練器,RFFE協(xié)議分析儀及訓(xùn)練器等等。我司還有代理SPMI協(xié)議分析儀及訓(xùn)練器,車載以太網(wǎng)分析儀,以及各種相關(guān)的基于示波器的解碼軟件和SI測(cè)試軟件。同時(shí),歐奧電子也有提供高難度焊接,以及高速信號(hào),如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。觸發(fā)器則根據(jù)設(shè)定的比特序列、差錯(cuò)計(jì)數(shù)、調(diào)制解調(diào)器的控制信號(hào)和外部輸入等各種觸發(fā)因素,迅速地進(jìn)行數(shù)據(jù)分析和故障切離。收發(fā)信分析器以協(xié)議(通常有BSC、HDLC、SDLC、X.25和X.75等)為基準(zhǔn)來(lái)分析和檢驗(yàn)數(shù)據(jù),且以“助記符”的形式由示波器顯示出來(lái)。
簡(jiǎn)單觸發(fā)示例:請(qǐng)看下面顯示的“D”觸發(fā)器,在正值的時(shí)鐘沿出現(xiàn)之前,“D”輸入上的數(shù)據(jù)是無(wú)效的。因此,時(shí)鐘輸入為上限時(shí),觸發(fā)器的狀態(tài)才有效。圖8D觸發(fā)器現(xiàn)在,假設(shè)我們有并行的八個(gè)此類觸發(fā)器。如下所示,這八個(gè)觸發(fā)器都連接到同一時(shí)鐘信號(hào)。圖9接收器當(dāng)時(shí)鐘線上出現(xiàn)高電平時(shí),所有這八個(gè)觸發(fā)器都會(huì)在其“D”輸入處采集數(shù)據(jù)。此外,每次時(shí)鐘線上出現(xiàn)正電平時(shí)都會(huì)發(fā)生有效狀態(tài)。下面的簡(jiǎn)單觸發(fā)指示分析儀在時(shí)鐘線上出現(xiàn)高電平時(shí)在D0-D7這幾條上收集數(shù)據(jù)。圖10總線收集的數(shù)據(jù)高級(jí)觸發(fā)示例:假設(shè)想查看地址值為406F6時(shí)內(nèi)存中存儲(chǔ)了哪些數(shù)據(jù)。對(duì)高級(jí)觸發(fā)進(jìn)行配置,以在地址總線上查找碼型406F6(十六進(jìn)制)以及在RD(內(nèi)存讀?。r(shí)鐘線上查找高電平。圖11高級(jí)觸發(fā)設(shè)置在配置EdgeAndPatterntrigger(時(shí)鐘沿和碼型觸發(fā))對(duì)話框時(shí),嘗試將該操作看作是構(gòu)造從左向右讀取的句子。Pod、通道和時(shí)間標(biāo)簽存儲(chǔ)Pod和通道的命名約定:Pod是一組邏輯分析儀通道的組合,共有17個(gè)通道,其中數(shù)據(jù)16個(gè)通道,時(shí)鐘1個(gè)通道。邏輯分析儀的通道數(shù)是Pod數(shù)的倍數(shù)關(guān)系。34通道的邏輯分析儀對(duì)應(yīng)兩個(gè)Pod,68通道邏輯分析儀對(duì)應(yīng)4個(gè)Pod,136通道邏輯分析儀對(duì)應(yīng)8個(gè)Pod。對(duì)于模塊化的邏輯分析儀。協(xié)議分析儀/訓(xùn)練器廠家直銷就找歐奧!
即使度個(gè)樣本符合觸發(fā)條件,邏輯分析儀也只觸發(fā)一次。例如,使用的問(wèn)題是“如果不符合序列步驟中的條件會(huì)怎樣?”例如,有一個(gè)條件是“IfADDR=1000ThenTrigger”,那么如果當(dāng)前樣本是ADDR=2000,結(jié)果會(huì)怎樣?邏輯分析儀只采集下一樣本并試圖再次執(zhí)行此序列步驟。實(shí)際上,如果觸發(fā)條件是“ADDR=1000”,這相當(dāng)于“持續(xù)采集樣本直到找到條件為ADDR=1000的樣本”。因此,如果設(shè)置一個(gè)從不符合的觸發(fā)條件,邏輯分析器將不會(huì)觸發(fā)。當(dāng)符合序列步驟中的條件時(shí),使用“轉(zhuǎn)到”操作時(shí)下一步將執(zhí)行哪個(gè)序列步驟將會(huì)非常清楚,但是如果沒有使用“轉(zhuǎn)到”操作,則不可能知道執(zhí)行哪個(gè)序列步驟。在一些邏輯分析儀上,如果沒有“轉(zhuǎn)到”,這意味著應(yīng)當(dāng)執(zhí)行下一序列步驟。在其他邏輯分析儀上,意味著將再次執(zhí)行同一序列步驟。由于比較混亂,好使用“轉(zhuǎn)到”操作而不依靠默認(rèn)。狀態(tài)和定時(shí)模塊通過(guò)在每個(gè)序列步驟中自動(dòng)包含一個(gè)“轉(zhuǎn)到”或“觸發(fā)”操作來(lái)解決這一問(wèn)題。例如:IfADDR=1000andDATA=2000thenGoto1布爾邏輯表達(dá)式:當(dāng)多個(gè)序列步驟表示“后跟”時(shí),可以在序列步驟內(nèi)使用布爾邏輯表達(dá)式。示例:IfADDR=1000andDATA=2000此表達(dá)式意指在同一樣本中ADDR必須等于1000且DATA等于2000。PCle Gen 4協(xié)議分析儀/訓(xùn)練器找歐奧!茂名EMMC分析儀收費(fèi)
eMMC協(xié)議分析儀/訓(xùn)練器找歐奧!廣州PCIE分析儀電話
以及高速信號(hào),如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。除非已在觸發(fā)序列中使用了它們。一般情況下,如果可能的話,應(yīng)使用發(fā)生計(jì)數(shù)器代替全局計(jì)數(shù)器,原因是發(fā)生計(jì)數(shù)器的用法比較簡(jiǎn)單,而且全局計(jì)數(shù)器的數(shù)量有限。定時(shí)器:定時(shí)器用于檢查事件之間消耗的時(shí)間。例如,如果想在出現(xiàn)一個(gè)時(shí)鐘沿后的500ns內(nèi)出現(xiàn)另一個(gè)時(shí)鐘沿的情況下引發(fā)觸發(fā),請(qǐng)使用定時(shí)器。使用定時(shí)器時(shí)要記住的關(guān)鍵一點(diǎn)是:先啟動(dòng)定時(shí)器,然后再對(duì)其進(jìn)行測(cè)試。換句話說(shuō),定時(shí)器無(wú)法自動(dòng)啟動(dòng)。設(shè)置定時(shí)器的關(guān)鍵是確定在何種情況下進(jìn)行啟動(dòng)和測(cè)試。存儲(chǔ)限定:存儲(chǔ)限定用于確定應(yīng)該存儲(chǔ)(即,存入內(nèi)存)還是丟棄已獲得的樣本。這可以避免不需要的樣本占用邏輯分析儀內(nèi)存。設(shè)置存儲(chǔ)限定簡(jiǎn)單的方法是設(shè)置“默認(rèn)存儲(chǔ)”。默認(rèn)存儲(chǔ)表示“如果未經(jīng)序列步驟指定,則進(jìn)行存儲(chǔ)”。例如,可能只想在ADDR的范圍為1000到2000時(shí)存儲(chǔ)樣本,那么就應(yīng)將“默認(rèn)存儲(chǔ)”設(shè)置為:ADDRInRange1000to2000默認(rèn)情況下,“默認(rèn)存儲(chǔ)”設(shè)置為存儲(chǔ)所有已獲得的樣本。也可以將“默認(rèn)存儲(chǔ)”設(shè)置為不存儲(chǔ)任何樣本,這意味著除非某序列步驟覆蓋該默認(rèn)存儲(chǔ),否則將不存儲(chǔ)任何樣本。廣州PCIE分析儀電話